| Simulink HDL ÄÚ´õ Simulink ¸ðµ¨ ¹× MATLAB Äڵ忡¼ HDL Äڵ带 »ý¼ºÇÕ´Ï´Ù. |
Áö±Ý ´Ù¿î·Îµå |
Simulink HDL ÄÚ´õ ¼øÀ§ ¹× ¿ä¾à
- °Ô½ÃÀÚ À̸§:
- The MathWorks, Inc.
- ¿î¿µÃ¼Á¦:
- Windows XP/2000/98
Simulink HDL ÄÚ´õ ű×
Simulink HDL ÄÚ´õ ¼³¸í
simulink hdl ÄÚ´õ simulink ¸ðµ¨, stateflow Â÷Æ® ¹× ÀÓº£µðµå MATLAB Äڵ忡¼ ºñÆ® Æ®·ç, »çÀÌŬ Á¤È®ÇÏ°í ÇÕ¼º °¡´ÉÇÑ Verilog ¹× VHDL Äڵ带 »ý¼ºÇÕ´Ï´Ù. ÀÚµ¿ »ý¼º µÈ HDL ÄÚµå´Â ´ë»ó µ¶¸³ÀûÀÔ´Ï´Ù. Simulink HDL Coder IEEE 1076 Ç¥ÁØÀ» ÁؼöÇÏ´Â IEEE 1364-2001 Ç¥ÁØ ¹× VHDL Äڵ带 ÁؼöÇÏ´Â Verilog Äڵ带 »ý¼ºÇÕ´Ï´Ù. °á°úÀûÀ¸·Î Cadence¢ç Incisive¢ç, Mentor Graphics¢ç ModelsIM¢ç ¹× Synopsys¢ç VCS¢ç¸¦ Æ÷ÇÔÇÑ ÀαâÀÖ´Â ±â´É °ËÁõ Á¦Ç°À» »ç¿ëÇÏ¿© ÀÚµ¿ »ý¼º µÈ HDL Äڵ带 È®ÀÎÇÒ ¼ö ÀÖ½À´Ï´Ù. Altera¢ç Quartus¢ç II, Cadence Entor¢ç RTL ÄÄÆÄÀÏ·¯, Mentor Graphics¢ç Precision, Mentor Graphics¢ç Precision°ú °°Àº ÀαâÀÖ´Â ÇÕ¼º µµ±¸¸¦ »ç¿ëÇÏ¿© ÀÚµ¿ »ý¼º µÈ HDL Äڵ带 ÇöÀå ÇÁ·Î±×·¡¹Ö °¡´É °ÔÀÌÆ® ¾î·¹ÀÌ (ASICS)¸¦ ¸ÅÇÎ ÇÒ ¼öµµ ÀÖ½À´Ï´Ù. ¢ç, Synopsys µðÀÚÀÎ ÄÄÆÄÀÏ·¯ ¢ç, Synplicity¢ç Synplify¢ç ¹× Xilinx¢ç ISE ¢â. Simulink HDL Coder ´Â HDL ½Ã¹Ä·¹ÀÌ¼Ç µµ±¸¸¦ »ç¿ëÇÏ¿© »ý¼º µÈ HDL Äڵ带 È®ÀÎÇÏ´Â µ¥ µµ¿òÀ̵Ǵ HDL Å×½ºÆ® º¥Ä¡¸¦ »ý¼ºÇÕ´Ï´Ù. ÁÖ¿ä Ư¡µé Simulink ¸ðµ¨ ¹× DataPath ±¸ÇöÀ»À§ÇÑ ÀÓº£µðµå MATLAB ¢â Äڵ忡¼ ÇÕ¼º °¡´ÉÇÑ HDL ÄÚµå »ý¼º Mealy ¹× Moore Finite-State Machines ¹× Control Logic ±¸ÇöÀ»À§ÇÑ Stateflow Â÷Æ®¿¡¼ ÇÕ¼º °¡´ÉÇÑ HDL ÄÚµå »ý¼º IEEE 1076 ȣȯ ¹× Verilog ÄÚµå ÀÎ VHDL ÄÚµå »ý¼º IEEE 1364-2001 Áؼö Simulink µðÀÚÀÎ »ç¾ç°ú ÀÏÄ¡ÇÏ´Â ºñÆ® - Æ®·ç ¹× »çÀÌŬ Á¤È®ÇÑ ¸ðµ¨À» ¸¸µé ¼ö ÀÖ½À´Ï´Ù. ÀϹÝÀûÀ¸·Î »ç¿ëµÇ´Â ºí·Ï¿¡ ´ëÇØ ¿©·¯ HDL ¾ÆÅ°ÅØó ±¸Çö¿¡¼ ¼±ÅÃÇÒ ¼ö ÀÖ½À´Ï´Ù. HDL ÄÚµå »ý¼ºÀ»À§ÇÑ ¼ºê ½Ã½ºÅÛÀ» ÁöÁ¤ÇÒ ¼ö ÀÖ½À´Ï´Ù ±âÁ¸ IP HDL Äڵ带 Àç»ç¿ë ÇÒ ¼ö ÀÖ½À´Ï´Ù (EDA ½Ã¹Ä·¹ÀÌÅÍ ¸µÅ© Á¦Ç° Æ÷ÇÔ). ½Ã¹Ä·¹ÀÌ¼Ç ¹× ÇÕ¼º ½ºÅ©¸³Æ®¸¦ »ý¼ºÇÕ´Ï´Ù
Simulink HDL ÄÚ´õ °ü·Ã ¼ÒÇÁÆ®¿þ¾î