Active-HDL. ¼øÀ§ ¹× ¿ä¾à
- Ãâ½ÃÀÏ:
- 2021-06-09 14:09:30
Active-HDL. ű×
Active-HDL. ¼³¸í
µðÀÚÀÎ Ç׸ñ, ½Ã¹Ä·¹À̼Ç, ÇÕ¼º ¹× ±¸Çö È帧À» Áö¿øÇÏ´Â 120 °³ ÀÌ»óÀÇ EDA ¹× FPGA µµ±¸°¡ÀÖ´Â µðÀÚÀÎ ¹× ½Ã¹Ä·¹À̼ÇÀ» ¸¸µì´Ï´Ù. ÅëÇÕ ÆÀ ±â¹Ý µðÀÚÀÎ °ü¸® ¸ðµâÀº ·ÎÄà ¹× ¿ø°Ý ¼³°è ÆÀ °£ÀÇ ¿¬°áÀ» À¯ÁöÇÕ´Ï´Ù. Active-HDLÀº ÆÀ ±â¹Ý ȯ°æÀ»À§ÇÑ Windows ±â¹ÝÀÇ ÅëÇÕ FPGA ¼³°è ÀÛ¼º ¹× ½Ã¹Ä·¹ÀÌ¼Ç ¼Ö·ç¼ÇÀÔ´Ï´Ù. Active-HDLÀÇ ÅëÇÕ ¼³°è ȯ°æ (IDE)¿¡´Â FPGA DesignsÀÇ ½Å¼ÓÇÑ ¹èÄ¡ ¹× °ËÁõÀ»À§ÇÑ Àüü HDL ¹× ±×·¡ÇÈ µðÀÚÀÎ µµ±¸ ½ºÀ§Æ® ¹× RTL / °ÔÀÌÆ® ·¹º§ È¥ÇÕ ¾ð¾î ½Ã¹Ä·¹ÀÌÅÍ°¡ Æ÷ÇԵǾî ÀÖ½À´Ï´Ù.
Active-HDL. °ü·Ã ¼ÒÇÁÆ®¿þ¾î